Копировальная плата для карты сбора данных FPGA
Название: Копировальная плата для карты сбора данных FPGA
Точность преобразования: 14 bits
Выходной канал: 6 каналов
Выходной диапазон: ± 2 V, ± 3 V
Выходное смещение: диапазон смещения до ± 2 V, ± 3 V
Скорость преобразования: выходная частота до 2 M/s
Метод калибровки: автоматическая калибровка программного обеспечения
Место для хранения: 512 МB, один канал не менее 70 МB
Выходное сопротивление: < 1 Ω
Источник триггера: программный триггер, внешний триггер
Входной сигнал триггера: TRIG_IN
Совместимость со стандартным TTL: -0,5V ≤ низкий уровень ≤ 0,8V, 2,0V ≤ высокий уровень ≤ 5,5V
Выходной сигнал триггера: TRIG_OUT
Диапазон уровней: низкий уровень ≤ 0,4V, высокий уровень ≥ 2
Ширина импульса: 1 период выборки (управляется каналом 0)
Режим триггера: одиночный триггер, непрерывный триггер
Направление триггера: отрицательный триггер, положительный триггер, положительный и отрицательный триггер
Выходной интерфейс: SMB (папа)
Что такое карта сбора данных?
Сбор данных (DAQ) — это процесс измерения событий, основанных на напряжении, токе, давлении, температуре или звуке.Система сбора данных состоит из высокоскоростного измерительного оборудования для сбора данных (платы или модули сбора данных), устройств ввода, таких как датчики, и компьютер или процессор.
Что такое FPGA для сбора данных?
Как ядро системы сбора данных да, FPGA собирает и хранит данные.Система разделена на три модуля: модуль предварительной обработки сигналов, модуль сбора данных FPGA A A A и модуль хранения данных.Модуль сбора данных FPGA разработан с VHDL и МОДЕЛИРОВАНО программным обеспечением ISE.
Kingford имеет группу профессиональных команд, которые могут предоставить комплексное решение по разработке и сборке копировальной платы для карты сбора данных FPGA. Будем рады сотрудничеству с Вами!
Название: Копировальная плата для карты сбора данных FPGA
Точность преобразования: 14 bits
Выходной канал: 6 каналов
Выходной диапазон: ± 2 V, ± 3 V
Выходное смещение: диапазон смещения до ± 2 V, ± 3 V
Скорость преобразования: выходная частота до 2 M/s
Метод калибровки: автоматическая калибровка программного обеспечения
Место для хранения: 512 МB, один канал не менее 70 МB
Выходное сопротивление: < 1 Ω
Источник триггера: программный триггер, внешний триггер
Входной сигнал триггера: TRIG_IN
Совместимость со стандартным TTL: -0,5V ≤ низкий уровень ≤ 0,8V, 2,0V ≤ высокий уровень ≤ 5,5V
Выходной сигнал триггера: TRIG_OUT
Диапазон уровней: низкий уровень ≤ 0,4V, высокий уровень ≥ 2
Ширина импульса: 1 период выборки (управляется каналом 0)
Режим триггера: одиночный триггер, непрерывный триггер
Направление триггера: отрицательный триггер, положительный триггер, положительный и отрицательный триггер
Выходной интерфейс: SMB (папа)